# Materialien zum Praktikum Technische Grundlagen der Informatik

Praktikum 5 Lehrende: J.P. Akelbein - K. Kasper - R. Kundel

| Wintersemester | 25 |
|----------------|----|
|----------------|----|

22.10.2025 Praktikantln 1\_\_\_\_\_ Matrikelnr:\_\_\_\_ Praktikantln 1 Matrikelnr: Aufgabe 1 durchgeführt: Aufgabe 2 durchgeführt: Aufgabe 3a durchgeführt: Aufgabe 3b durchgeführt: Aufgabe 4 durchgeführt:

Praktikum 5: Schaltwerke

Themen: SR-Flip-Flop, flankengesteuerte JK-Flip-Flops, zyklische Folgeschaltung, KV-Diagramm, DMF, KMF

#### Aufgabe 1

Hochschule

Darmstadt

FRI

Leiten Sie aus der Zustandstabelle eines einfachen Flip-Flops mit Hilfe eines KV-Diagramms und algebraischer Umformungen sowohl ein taktunabhängiges NAND-SR-Flip-Flop als auch ein taktunabhängiges NOR-SR-Flip-Flop ab. Skizzieren Sie den Schaltungsaufbau für beide Systeme. Realisieren Sie beide Varianten und überprüfen Sie deren Funktionalität. Analysieren und notieren Sie auch das Verhalten der beiden Schaltungen für die sogenannten verbotenen Zustände.

Für die Realisierung der Schaltungen sollen ausschließlich UND bzw. ODER Gatter und deren Negation verwendet werden. Falls Sie Negationen der Eingangsvariablen benötigen, können diese durch die entsprechenden Ausgänge der Eingabeschalter realisiert werden.

#### Aufgabe 2

Machen Sie sich mit der Ansteuerung und der Funktionsweise der flankengesteuerten JK-Flip-Flops vertraut, die Ihnen auf dem Digi-Board zur Verfügung stehen. Untersuchen und beantworten Sie folgende Fragen:

- a) Welche Eingänge sind taktabhängig? Welche Eingänge sind taktunabhängig?
- b) Auf welche Flanke reagieren die taktabhängigen Eingänge?
- c) Sind die taktunabhängigen Eingänge low-active oder high-active? Was bedeutet dies?
- d) Haben die S/R- oder die J/K-Eingänge Vorrang?
- e) Existieren verbotene Zustände? Wenn ja, welche?
- f) Was versteht man unter dem Begriff "toggeln"?
- g) Welche Eingänge sind mit PullUp- bzw. mit PullDown-Widerständen beschaltet?

Erstellen Sie bitte sowohl für die taktabhängigen als auch für die taktunabhängigen Eingänge des im Digi-Board verbauten JK-Flip-Flops, im Rahmen der Vorbereitung, jeweils ein Zustandsdiagramm. Überprüfen Sie die entwickelten Zustandsdiagramme im Rahmen des Praktikums experimentell.

## Materialien zum Praktikum Technische Grundlagen der Informatik

Hochschule Darmstadt Praktikum 5 Lehrende: J.P. Akelbein - K. Kasper - R. Kundel Wintersemester 25 22.10.2025

### Aufgabe 3

FBI

## **Asynchrone Schaltungen**

- a) Konstruieren Sie einen asynchronen binären Vorwärtszähler für 4 bit, der aus den JK-Flip-Flops, welche Ihnen auf dem Digi-Board zur Verfügung stehen, aufgebaut ist. Der aktuelle Zählerstand soll mit Hilfe einer 7-Segment Anzeige visualisiert werden. Bitte skizzieren Sie die Schaltung und überprüfen Sie die Funktion.
- b) Erweitern Sie Ihre Schaltung so, dass Ihr Zähler nur von Null (0) bis Vier (4) zählt und dann wieder von Neuem beginnt. Erstellen Sie für die Lösung eine Wahrheitstabelle und ein KV-Diagramm. Bitte skizzieren Sie die Schaltung und überprüfen Sie die Funktion Ihrer erweiterten Schaltung.

Lesen Sie im Rahmen Ihrer Ausarbeitung, anhand der auf der Homepage des TGI Labors verlinkten Diagramme, die gefragten Zeiten für die Flip-Flops aus und tragen Sie diese in untenstehender Tabelle ein. Erläutern Sie die Unterschiede.

|                  | Gatterlaufzeiten:                                          |                                           |                                   |
|------------------|------------------------------------------------------------|-------------------------------------------|-----------------------------------|
|                  | des Resetsignales<br>der Flip-Flops (t <sub>PD_RST</sub> ) | des Clocksignales<br>der Flip-Flops (tcq) | Dauer des erzeugten Resetsignales |
| Oberes Diagramm  |                                                            |                                           |                                   |
| Unteres Diagramm |                                                            |                                           |                                   |

Mit welcher Frequenz wird die Schaltung bei dieser Messung getaktet? Der zeitliche Abstand zwischen zwei senkrechten-gepunkteten Linien beträgt 40 ns. Das Clocksignal ist symmetrisch, d.h. es ist genauso lange low wie high.

Markieren Sie bitte im Rahmen Ihrer Ausarbeitung, anhand der beiden Diagramme, die markanten Stellen und erläutern Sie die Unterschiede.

Eventuell liegt das von Ihnen für den Reset erzeugte Signal für ein zu kurzes Zeitintervall an, so dass der gewünschte Zustand Null nicht angezeigt wird.

Begründen Sie in Ihrer Ausarbeitung ausführlich weshalb das vollständige Rücksetzen der Schaltung anscheinend nicht dauerhaft ausgeführt wird.

FBI

# 22.10.2025

## Aufgabe 4

Hochschule Darmstadt

#### **Synchrone Schaltungen**

Eine zyklische Folgeschaltung mit 7 Zuständen sei durch folgende Zustandsfolgetabelle definiert:

| Zustand | С            | В | А |  |
|---------|--------------|---|---|--|
| 0       | 0            | 0 | 0 |  |
| 1       | 0            | 1 | 1 |  |
| 2       | 1            | 0 | 1 |  |
| 3       | 0            | 1 | 0 |  |
| 4       | 0            | 0 | 1 |  |
| 5       | 1            | 0 | 0 |  |
| 6       | 1            | 1 | 1 |  |
|         | Wiederholung |   |   |  |

Bitte konstruieren Sie eine synchrone Schaltung, die an den Q-Ausgängen der flankengesteuerten JK-Flip-Flops die logischen Werte der gegebenen Wertetabelle realisiert. Erstellen Sie für die Beschaltung der Eingänge der JK-Flip-Flops jeweils ein KV-Diagramm. Berücksichtigen Sie zur Erstellung der KV-Diagramme alle Eigenschaften der JK-Flip-Flops. Ermitteln Sie für die Beschaltung des JK-Flip-Flops, das Ausgang A realisiert, die KMF. Für die Beschaltung der beiden JK-Flip-Flops, die Ausgang B und Ausgang C realisieren, ermitteln Sie die DMF. Skizzieren Sie die von Ihnen konstruierte Schaltung und überprüfen Sie die Funktion.

- a) Erweitern Sie die von Ihnen konstruierte Schaltung so, dass Sie aus einem beliebigen Zustand durch Senden eines einfachen, vorrangigen Signals unmittelbar in Zustand 3 (C=0, B=1, A=0) gelangen. Bitte realisieren Sie die von Ihnen konstruierte Schaltung und überprüfen Sie deren Funktionalität.
- b) Diskutieren Sie die synchronen bzw. asynchronen Aspekte des von Ihnen realisierten Schaltwerks.

Hinweis: Alle KV-Diagramme, algebraische Umformungen und Schaltpläne sind im Rahmen der Vorbereitung zu erstellen bzw. durchzuführen.